[BACK]Return to locore.S CVS log [TXT][DIR] Up to [cvs.NetBSD.org] / src / sys / arch / i386 / i386

Please note that diffs are not public domain; they are subject to the copyright notices on the relevant files.

Diff for /src/sys/arch/i386/i386/locore.S between version 1.115 and 1.124

version 1.115, 2016/05/11 17:48:05 version 1.124, 2016/05/15 07:17:53
Line 168  __KERNEL_RCSID(0, "$NetBSD$");
Line 168  __KERNEL_RCSID(0, "$NetBSD$");
 #endif /* XEN */  #endif /* XEN */
 #define RELOC(x)        _RELOC(_C_LABEL(x))  #define RELOC(x)        _RELOC(_C_LABEL(x))
   
   /* 32bit version of PG_NX */
   #define PG_NX32 0x80000000
   
 #ifndef PAE  #ifndef PAE
 #define PROC0_PDIR_OFF  0  #define PROC0_PDIR_OFF  0
 #else  #else
Line 188  __KERNEL_RCSID(0, "$NetBSD$");
Line 191  __KERNEL_RCSID(0, "$NetBSD$");
  * This is done by the first instruction of fillkpt. In the non-PAE case, this   * This is done by the first instruction of fillkpt. In the non-PAE case, this
  * instruction just clears the page table entry.   * instruction just clears the page table entry.
  */   */
   
 #define fillkpt \  #define fillkpt \
 1:      movl    $0,(PDE_SIZE-4)(%ebx)   ;       /* upper 32 bits: 0 */  \  1:      movl    $0,(PDE_SIZE-4)(%ebx)   ;       /* upper 32 bits: 0 */  \
         movl    %eax,(%ebx)             ;       /* store phys addr */   \          movl    %eax,(%ebx)             ;       /* store phys addr */   \
Line 196  __KERNEL_RCSID(0, "$NetBSD$");
Line 198  __KERNEL_RCSID(0, "$NetBSD$");
         addl    $PAGE_SIZE,%eax         ;       /* next phys page */    \          addl    $PAGE_SIZE,%eax         ;       /* next phys page */    \
         loop    1b                      ;          loop    1b                      ;
   
   /*
    * fillkpt_nox - Same as fillkpt, but sets the NX/XD bit.
    */
   #define fillkpt_nox \
           pushl   %ebp                    ; \
           movl    RELOC(nox_flag),%ebp    ; \
   1:      movl    %ebp,(PDE_SIZE-4)(%ebx) ;       /* upper 32 bits: NX */ \
           movl    %eax,(%ebx)             ;       /* store phys addr */   \
           addl    $PDE_SIZE,%ebx          ;       /* next PTE/PDE */      \
           addl    $PAGE_SIZE,%eax         ;       /* next phys page */    \
           loop    1b                      ; \
           popl    %ebp                    ;
   
   /*
    * killkpt - Destroy a kernel page table
    *      ebx = page table address
    *      ecx = number of pages to destroy
    */
   #define killkpt \
   1:      movl    $0,(PDE_SIZE-4)(%ebx)   ;       /* upper bits (for PAE) */ \
           movl    $0,(%ebx)               ; \
           addl    $PDE_SIZE,%ebx          ; \
           loop    1b                      ;
   
   
 #ifdef XEN  #ifdef XEN
 /*  /*
Line 223  __KERNEL_RCSID(0, "$NetBSD$");
Line 249  __KERNEL_RCSID(0, "$NetBSD$");
  */   */
         .data          .data
   
           .globl  _C_LABEL(nox_flag)
         .globl  _C_LABEL(cputype)          .globl  _C_LABEL(cputype)
         .globl  _C_LABEL(cpuid_level)          .globl  _C_LABEL(cpuid_level)
         .globl  _C_LABEL(esym)          .globl  _C_LABEL(esym)
Line 268  LABEL(lapic_tpr)
Line 295  LABEL(lapic_tpr)
         .long 0          .long 0
 END(lapic_tpr)  END(lapic_tpr)
 #endif  #endif
   
           .type   _C_LABEL(nox_flag), @object
   LABEL(nox_flag)         .long   0       /* 32bit NOX flag, set if supported */
   END(nox_flag)
         .type   _C_LABEL(cputype), @object          .type   _C_LABEL(cputype), @object
 LABEL(cputype)          .long   0       /* are we 80486, Pentium, or.. */  LABEL(cputype)          .long   0       /* are we 80486, Pentium, or.. */
 END(cputype)  END(cputype)
Line 340  _C_LABEL(Multiboot_Header):
Line 371  _C_LABEL(Multiboot_Header):
 1:  1:
         /*          /*
          * At this point, we know that a NetBSD-specific boot loader           * At this point, we know that a NetBSD-specific boot loader
          * booted this kernel.  The stack carries the following parameters:           * booted this kernel.
          * (boothowto, [bootdev], bootinfo, esym, biosextmem, biosbasemem),           *
          * 4 bytes each.           * Load parameters from the stack (32 bits):
            *     boothowto, [bootdev], bootinfo, esym, biosextmem, biosbasemem
            * We are not interested in 'bootdev'.
          */           */
   
         addl    $4,%esp         /* Discard return address to boot loader */          addl    $4,%esp         /* Discard return address to boot loader */
         call    _C_LABEL(native_loader)          call    _C_LABEL(native_loader)
         addl    $24,%esp          addl    $24,%esp
Line 520  try586: /* Use the `cpuid' instruction. 
Line 554  try586: /* Use the `cpuid' instruction. 
         cpuid          cpuid
         movl    %eax,RELOC(cpuid_level)          movl    %eax,RELOC(cpuid_level)
   
           /*
            * Retrieve the NX/XD flag. We use the 32bit version of PG_NX.
            */
           movl    $0x80000001,%eax
           cpuid
           andl    $CPUID_NOX,%edx
           jz      no_NOX
           movl    $PG_NX32,RELOC(nox_flag)
   no_NOX:
   
 2:  2:
         /*          /*
          * Finished with old stack; load new %esp now instead of later so we           * Finished with old stack; load new %esp now instead of later so we
Line 537  try586: /* Use the `cpuid' instruction. 
Line 581  try586: /* Use the `cpuid' instruction. 
         movl    $_RELOC(tmpstk),%esp          movl    $_RELOC(tmpstk),%esp
   
 /*  /*
  * Virtual address space of kernel, without PAE. The page dir is 1 page long.   * There are two different layouts possible, depending on whether PAE is
    * enabled or not.
    *
    * If PAE is not enabled, there are two levels of pages: PD -> PT. They will
    * be referred to as: L2 -> L1. L2 is 1 page long. The BOOTSTRAP TABLES have
    * the following layout:
    *      +-----+------------+----+
    *      | L2 -> PROC0 STK -> L1 |
    *      +-----+------------+----+
  *   *
  * text | data | bss | [syms] | [blobs] | page dir | proc0 kstack | L1 ptp   * If PAE is enabled, there are three levels of pages: PDP -> PD -> PT. They
  *                                      0          1       2      3   * will be referred to as: L3 -> L2 -> L1. L3 is 1 page long, L2 is 4 page
    * long. The BOOTSTRAP TABLES have the following layout:
    *      +-----+-----+------------+----+
    *      | L3 -> L2 -> PROC0 STK -> L1 |
    *      +-----+-----+------------+----+
  *   *
  * Virtual address space of kernel, with PAE. We need 4 pages for the page dir   * Virtual address space of the kernel in both cases:
  * and 1 page for the L3.   * +------+--------+------+-----+--------+---------------------+-----------
  * text | data | bss | [syms] | [blobs] | L3 | page dir | proc0 kstack | L1 ptp   * | TEXT | RODATA | DATA | BSS | [SYMS] | [PRELOADED MODULES] | BOOTSTRAP
  *                                      0    1          5       6      7   * +------+--------+------+-----+--------+---------------------+-----------
    *                             (1)      (2)                   (3)
    *
    * -------+------------+
    * TABLES | ISA IO MEM |
    * -------+------------+
    *       (4)
    *
    * PROC0 STK is obviously not linked as a page level. It just happens to be
    * caught between L2 and L1.
    *
    * Important note: the kernel segments are properly 4k-aligned
    * (see kern.ldscript), so there's no need to enforce alignment.
  */   */
   
         /* Find end of kernel image. */          /* Find end of kernel image; brings us on (1). */
         movl    $RELOC(end),%edi          movl    $RELOC(end),%edi
   
 #if (NKSYMS || defined(DDB) || defined(MODULAR)) && !defined(makeoptions_COPY_SYMTAB)  #if (NKSYMS || defined(DDB) || defined(MODULAR)) && !defined(makeoptions_COPY_SYMTAB)
         /* Save the symbols (if loaded). */          /* Save the symbols (if loaded); brinds us on (2). */
         movl    RELOC(esym),%eax          movl    RELOC(esym),%eax
         testl   %eax,%eax          testl   %eax,%eax
         jz      1f          jz      1f
Line 561  try586: /* Use the `cpuid' instruction. 
Line 629  try586: /* Use the `cpuid' instruction. 
 1:  1:
 #endif  #endif
   
         /* Skip over any modules/blobs. */          /* Skip over any modules/blobs; brings us on (3). */
         movl    RELOC(eblob),%eax          movl    RELOC(eblob),%eax
         testl   %eax,%eax          testl   %eax,%eax
         jz      1f          jz      1f
         subl    $KERNBASE,%eax          subl    $KERNBASE,%eax
         movl    %eax,%edi          movl    %eax,%edi
 1:  1:
         /* Compute sizes */  
           /* We are on (3). Align up for BOOTSTRAP TABLES. */
         movl    %edi,%esi          movl    %edi,%esi
         addl    $PGOFSET,%esi          addl    $PGOFSET,%esi
         andl    $~PGOFSET,%esi          andl    $~PGOFSET,%esi
Line 577  try586: /* Use the `cpuid' instruction. 
Line 646  try586: /* Use the `cpuid' instruction. 
         movl    %esi,%eax          movl    %esi,%eax
         addl    $~L2_FRAME,%eax          addl    $~L2_FRAME,%eax
         shrl    $L2_SHIFT,%eax          shrl    $L2_SHIFT,%eax
         incl    %eax            /* one more ptp for VAs stolen by bootstrap */          incl    %eax            /* one more PTP for VAs stolen by bootstrap */
 1:      movl    %eax,RELOC(nkptp)+1*4  1:      movl    %eax,RELOC(nkptp)+1*4
   
         /* tablesize = (PDP_SIZE + UPAGES + nkptp) << PGSHIFT; */          /* tablesize = (PDP_SIZE + UPAGES + nkptp) << PGSHIFT; */
         addl    $(PDP_SIZE+UPAGES),%eax          addl    $(PDP_SIZE+UPAGES),%eax
 #ifdef PAE  #ifdef PAE
         incl    %eax            /* one more page for the L3 PD */          incl    %eax            /* one more page for L3 */
         shll    $PGSHIFT+1,%eax /* PTP tables are twice larger with PAE */          shll    $PGSHIFT+1,%eax /* PTP tables are twice larger with PAE */
 #else  #else
         shll    $PGSHIFT,%eax          shll    $PGSHIFT,%eax
 #endif  #endif
         movl    %eax,RELOC(tablesize)          movl    %eax,RELOC(tablesize)
   
         /* ensure that nkptp covers bootstrap tables */          /* Ensure that nkptp covers BOOTSTRAP TABLES. */
         addl    %esi,%eax          addl    %esi,%eax
         addl    $~L2_FRAME,%eax          addl    $~L2_FRAME,%eax
         shrl    $L2_SHIFT,%eax          shrl    $L2_SHIFT,%eax
Line 598  try586: /* Use the `cpuid' instruction. 
Line 667  try586: /* Use the `cpuid' instruction. 
         cmpl    %eax,RELOC(nkptp)+1*4          cmpl    %eax,RELOC(nkptp)+1*4
         jnz     1b          jnz     1b
   
         /* Clear tables */          /* Now, zero out the BOOTSTRAP TABLES (before filling them in). */
         movl    %esi,%edi          movl    %esi,%edi
         xorl    %eax,%eax          xorl    %eax,%eax
         cld          cld
         movl    RELOC(tablesize),%ecx          movl    RELOC(tablesize),%ecx
         shrl    $2,%ecx          shrl    $2,%ecx
         rep          rep
         stosl          stosl                           /* copy eax -> edi */
   
         leal    (PROC0_PTP1_OFF)(%esi), %ebx  
   
 /*  /*
  * Build initial page tables.   * Build the page tables and levels. We go from L1 to L2/L3, and link the levels
    * together. Note: RELOC computes &addr - KERNBASE in 32 bits; the value can't
    * be > 4G, or we can't deal with it anyway, since we are in 32bit mode.
  */   */
         /*          /*
          * Compute &__data_start - KERNBASE. This can't be > 4G,           * Build L1.
          * or we can't deal with it anyway, since we can't load it in  
          * 32 bit mode. So use the bottom 32 bits.  
          */           */
         movl    $RELOC(__data_start),%edx          leal    (PROC0_PTP1_OFF)(%esi),%ebx
         andl    $~PGOFSET,%edx  
   
         /*          /* Skip the first MB. */
          * Skip the first MB.          movl    $(KERNTEXTOFF - KERNBASE),%eax
          */  
         movl    $_RELOC(KERNTEXTOFF),%eax  
         movl    %eax,%ecx          movl    %eax,%ecx
         shrl    $(PGSHIFT-2),%ecx       /* ((n >> PGSHIFT) << 2) for # pdes */          shrl    $(PGSHIFT-2),%ecx       /* ((n >> PGSHIFT) << 2) for # PDEs */
 #ifdef PAE  #ifdef PAE
         shll    $1,%ecx                 /* pdes are twice larger with PAE */          shll    $1,%ecx                 /* PDEs are twice larger with PAE */
 #endif  #endif
         addl    %ecx,%ebx          addl    %ecx,%ebx
   
         /* Map the kernel text read-only. */          /* Map the kernel text RX. */
         movl    %edx,%ecx          movl    $RELOC(__rodata_start),%ecx
         subl    %eax,%ecx          subl    %eax,%ecx
         shrl    $PGSHIFT,%ecx          shrl    $PGSHIFT,%ecx
         orl     $(PG_V|PG_KR),%eax          orl     $(PG_V|PG_KR),%eax
         fillkpt          fillkpt
   
         /* Map the data, BSS, and bootstrap tables read-write. */          /* Map the kernel rodata R. */
         leal    (PG_V|PG_KW)(%edx),%eax          movl    $RELOC(__rodata_start),%eax
         movl    RELOC(tablesize),%ecx          movl    $RELOC(__data_start),%ecx
         addl    %esi,%ecx                       /* end of tables */          subl    %eax,%ecx
         subl    %edx,%ecx                       /* subtract end of text */          shrl    $PGSHIFT,%ecx
           orl     $(PG_V|PG_KR),%eax
           fillkpt_nox
   
           /* Map the kernel data+bss RW. */
           movl    $RELOC(__data_start),%eax
           movl    $RELOC(__kernel_end),%ecx
           subl    %eax,%ecx
           shrl    $PGSHIFT,%ecx
           orl     $(PG_V|PG_KW),%eax
           fillkpt_nox
   
           /* Map [SYMS]+[PRELOADED MODULES] RWX. */
           movl    $RELOC(__kernel_end),%eax
           movl    %esi,%ecx               /* start of BOOTSTRAP TABLES */
           subl    %eax,%ecx
         shrl    $PGSHIFT,%ecx          shrl    $PGSHIFT,%ecx
           orl     $(PG_V|PG_KW),%eax
         fillkpt          fillkpt
   
         /* Map ISA I/O mem (later atdevbase) */          /* Map the BOOTSTRAP TABLES RW. */
           movl    %esi,%eax               /* start of BOOTSTRAP TABLES */
           movl    RELOC(tablesize),%ecx   /* length of BOOTSTRAP TABLES */
           shrl    $PGSHIFT,%ecx
           orl     $(PG_V|PG_KW),%eax
           fillkpt_nox
   
           /* We are on (4). Map ISA I/O mem (later atdevbase) RWX. */
         movl    $(IOM_BEGIN|PG_V|PG_KW/*|PG_N*/),%eax          movl    $(IOM_BEGIN|PG_V|PG_KW/*|PG_N*/),%eax
         movl    $(IOM_SIZE>>PGSHIFT),%ecx          movl    $(IOM_SIZE>>PGSHIFT),%ecx
         fillkpt          fillkpt
   
 /*          /*
  * Construct a page table directory.           * Build L2 for identity mapping. Linked to L1.
  */           */
         /* Set up top level entries for identity mapping */  
         leal    (PROC0_PDIR_OFF)(%esi),%ebx          leal    (PROC0_PDIR_OFF)(%esi),%ebx
         leal    (PROC0_PTP1_OFF)(%esi),%eax          leal    (PROC0_PTP1_OFF)(%esi),%eax
         orl     $(PG_V|PG_KW), %eax          orl     $(PG_V|PG_KW),%eax
         movl    RELOC(nkptp)+1*4,%ecx          movl    RELOC(nkptp)+1*4,%ecx
         fillkpt          fillkpt
   
         /* Set up top level entries for actual kernel mapping */          /* Set up L2 entries for actual kernel mapping */
         leal    (PROC0_PDIR_OFF + L2_SLOT_KERNBASE*PDE_SIZE)(%esi),%ebx          leal    (PROC0_PDIR_OFF + L2_SLOT_KERNBASE * PDE_SIZE)(%esi),%ebx
         leal    (PROC0_PTP1_OFF)(%esi),%eax          leal    (PROC0_PTP1_OFF)(%esi),%eax
         orl     $(PG_V|PG_KW), %eax          orl     $(PG_V|PG_KW),%eax
         movl    RELOC(nkptp)+1*4,%ecx          movl    RELOC(nkptp)+1*4,%ecx
         fillkpt          fillkpt
   
         /* Install a PDE recursively mapping page directory as a page table! */          /* Install a PDE recursively mapping page directory as a page table! */
         leal    (PROC0_PDIR_OFF + PDIR_SLOT_PTE*PDE_SIZE)(%esi),%ebx          leal    (PROC0_PDIR_OFF + PDIR_SLOT_PTE * PDE_SIZE)(%esi),%ebx
         leal    (PROC0_PDIR_OFF)(%esi),%eax          leal    (PROC0_PDIR_OFF)(%esi),%eax
         orl     $(PG_V|PG_KW),%eax          orl     $(PG_V|PG_KW),%eax
         movl    $PDP_SIZE,%ecx          movl    $PDP_SIZE,%ecx
         fillkpt          fillkpt
   
 #ifdef PAE  #ifdef PAE
         /* Fill in proc0 L3 page with entries pointing to the page dirs */          /*
            * Build L3. Linked to L2.
            */
         leal    (PROC0_L3_OFF)(%esi),%ebx          leal    (PROC0_L3_OFF)(%esi),%ebx
         leal    (PROC0_PDIR_OFF)(%esi),%eax          leal    (PROC0_PDIR_OFF)(%esi),%eax
         orl     $(PG_V),%eax          orl     $(PG_V),%eax
Line 689  try586: /* Use the `cpuid' instruction. 
Line 777  try586: /* Use the `cpuid' instruction. 
         movl    %eax,%cr4          movl    %eax,%cr4
 #endif  #endif
   
         /* Save phys. addr of PDP, for libkvm. */          /* Save physical address of L2. */
         leal    (PROC0_PDIR_OFF)(%esi),%eax          leal    (PROC0_PDIR_OFF)(%esi),%eax
         movl    %eax,RELOC(PDPpaddr)          movl    %eax,RELOC(PDPpaddr)
   
         /*          /*
          * Startup checklist:           * Startup checklist:
          * 1. Load %cr3 with pointer to PDIR (or L3 PD page for PAE).           * 1. Load %cr3 with pointer to L2 (or L3 for PAE).
            */
           movl    %esi,%eax
           movl    %eax,%cr3
   
           /*
            * 2. Set NOX in EFER, if available.
          */           */
         movl    %esi,%eax               /* phys address of PTD in proc0 */          movl    RELOC(nox_flag),%ebx
         movl    %eax,%cr3               /* load PTD addr into MMU */          cmpl    $0,%ebx
           je      skip_NOX
           movl    $MSR_EFER,%ecx
           rdmsr
           xorl    %eax,%eax
           orl     $(EFER_NXE),%eax
           wrmsr
   skip_NOX:
   
         /*          /*
          * 2. Enable paging and the rest of it.           * 3. Enable paging and the rest of it.
          */           */
         movl    %cr0,%eax          movl    %cr0,%eax
         orl     $(CR0_PE|CR0_PG|CR0_NE|CR0_TS|CR0_MP|CR0_WP|CR0_AM),%eax          orl     $(CR0_PE|CR0_PG|CR0_NE|CR0_TS|CR0_MP|CR0_WP|CR0_AM),%eax
Line 712  try586: /* Use the `cpuid' instruction. 
Line 813  try586: /* Use the `cpuid' instruction. 
   
 begin:  begin:
         /*          /*
          * We have arrived.           * We have arrived. There's no need anymore for the identity mapping in
          * There's no need anymore for the identity mapping in low           * low memory, remove it.
          * memory, remove it.  
          */           */
         movl    _C_LABEL(nkptp)+1*4,%ecx          movl    _C_LABEL(nkptp)+1*4,%ecx
         leal    (PROC0_PDIR_OFF)(%esi),%ebx     /* old, phys address of PDIR */          leal    (PROC0_PDIR_OFF)(%esi),%ebx     /* old, phys address of PDIR */
         addl    $(KERNBASE), %ebx               /* new, virt address of PDIR */          addl    $(KERNBASE), %ebx               /* new, virt address of PDIR */
 1:      movl    $0,(PDE_SIZE-4)(%ebx)           /* upper bits (for PAE) */          killkpt
         movl    $0,(%ebx)  
         addl    $PDE_SIZE,%ebx  
         loop    1b  
   
         /* Relocate atdevbase. */          /* Relocate atdevbase. */
         movl    $KERNBASE,%edx          movl    $KERNBASE,%edx

Legend:
Removed from v.1.115  
changed lines
  Added in v.1.124

CVSweb <webmaster@jp.NetBSD.org>